Approvisionnement de tension des pièces EPM7256EGI192-20 FPGA d'aviation - 4.5V interne | 5.5V

Numéro de modèle EPM7256EGI192-20 FPGA
Quantité de commande min PCs 1
Prix negotiable
Détails d'emballage boîtes
Conditions de paiement L/C, T/T

Contactez-moi pour des échantillons gratuits et des coupons.

WhatsApp:0086 18588475571

Le WECHAT: 0086 18588475571

Je ne sais pas.: sales10@aixton.com

Si vous avez des préoccupations, nous fournissons une aide en ligne 24 heures sur 24.

x
Détails sur le produit
MFR Intel Série MAX® 7000
Paquet Plateau Approvisionnement de tension - interne 4.5V | 5.5V
Nombre de Macrocells 256 Nombre de portes 5000
Température de fonctionnement -40°C ~ 85°C(TA) Montage du type Bâti extérieur
Laisser un message
Description de produit

Approvisionnement de tension des pièces EPM7256EGI192-20 FPGA d'aviation - 4.5V interne | 5.5V

 

 

 

Descriptions des pièces d'aviation :
 

La famille de max 7000 de la haute densité, PLDs performant est basée sur l'architecture de la seconde génération du max d'Altera. Fabriqué avec la technologie avancée de CMOS, la famille basée sur EEPROM de max 7000 fournit 600 à 5 000 portes utilisables, ISP, retards de goupille-à-goupille aussi rapidement en tant que 5 NS, et contre- vitesses de jusqu'à 175,4 mégahertz. Les dispositifs de max 7000S dans les -5, -6, -7, et -10 catégories de vitesse aussi bien que des dispositifs de max 7000 et de max 7000E dans des catégories de vitesse de -5, de -6, de -7, de -10P, et de -12P sont conformes aux spécifications de bus local de PCI du groupe d'intérêt particulier de PCI (PCI SIG), la révision 2,2. Voir le tableau 3 pour les catégories disponibles de vitesse.


Caractéristiques des pièces d'aviation :

 

 

Dispositifs logiques programmables performants et basés sur EEPROM (PLDs) basés sur l'architecture de la seconde génération de MAX®

■programmabilité du dans-système 5.0-V (ISP) par l'interface commune du groupe d'action d'essai de la norme 1149,1 intégrés d'IEEE (JTAG) disponible dans des dispositifs de max 7000S

– Circuits d'ISP compatibles avec la norme 1532 d'IEEE

■Inclut des dispositifs de 5.0-V max 7000 et des dispositifs basés sur ISPs de 5.0-V max 7000S

■Circuits intégrés de l'essai de frontière-balayage de JTAG (déclaration provisoire) dans des dispositifs de MAX7000S avec 128 macrocells ou plus

■Famille complète d'EPLD avec des densités de logique s'étendant de 600 à 5 000 portes utilisables (voir les tableaux 1 et 2)

■5 retards de logique de goupille-à-goupille de NS avec jusqu'aux contre- fréquences 175.4-MHz (interconnexion y compris)

■dispositifs PCI-conformes disponibles

 


Caractéristiques des pièces d'aviation :

 

TYPE DESCRIPTION
Catégorie

Circuits intégrés (IC)

Incorporé

CPLDs (dispositifs logiques programmables complexes)

Mfr Intel
Série MAX® 7000
Paquet Plateau
Statut de produit Obsolète
Digi-clé programmable Non vérifié
Type programmable L'EE PLD
Tpd de temps de retard (1) maximum 20 NS
Approvisionnement de tension - interne 4.5V | 5.5V
Nombre d'éléments logiques/de blocs 16
Nombre de Macrocells 256
Nombre de portes 5000
Nombre d'entrée-sortie 164
Température de fonctionnement -40°C | 85°C (VENTRES)
Montage du type Bâti extérieur
Paquet/cas 192-BPGA
Paquet de dispositif de fournisseur 192-PGA (44.7x44.7)
Nombre bas de produit EPM7256

 

 

Approvisionnement de tension des pièces EPM7256EGI192-20 FPGA d'aviation - 4.5V interne | 5.5V 0